专利内容由知识产权出版社提供
专利名称:一种基于FPGA的大位宽的高性能加法器结构专利类型:发明专利发明人:李辉,梁志栋
申请号:CN202010029711.7申请日:20200113公开号:CN111258538A公开日:20200609
摘要:本发明公开一种基于FPGA的高性能加法器结构,目的是提供一种针对大位宽操作数和FPGA特点的新结构。本发明由进位产生电路和求和计算模块组成,充分发挥FPGA快速进位链的优势;进位产生电路采用了进位选择方法,利用进位压缩结构快速产生进位C,提高了查找表LUT的利用率,减少了所占用的资源;求和计算模块由占用资源最少的行波进位结构实现;在加法器映射到FPGA的过程中,合理的布局规划减少了可编程互连线的使用,缩短了加法器的计算延时。本发明在操作数的位宽较大时,与传统的加法器结构相比,性能更有优势。
申请人:电子科技大学
地址:611731 四川省成都市高新区(西区)西源大道2006号
国籍:CN
更多信息请下载全文后查看